Please use this identifier to cite or link to this item: https://dspace.univ-ouargla.dz/jspui/handle/123456789/29017
Title: Implémentation d un alghoritme de traitement d imagesur un FPGA
Authors: MELHEGUEG, NACER
KHADRAOUI, Imadeddine
MESMARI, Yacine
HANED, Mohammed
Keywords: systèmes embarques
réseau de portes programmables
traitement d'images
Les circuits logique programmable.
Issue Date: Oct-2020
Publisher: UNIVERSITÉ KASDI MERBAH OUARGLA
Abstract: Les systèmes de traitement d'images embarqués basés sur FPGA offrent des ressources de calcul considérables mais présentent des défis de programmation par rapport aux systèmes logiciels. Le but de ce travail est la mise en oeuvre d'un algorithme de traitement d'image utilisant une carte FPGA. Dans ce projet, certaines opérations de traitement simples sont implémentées dans Verilog telles que l'inversion, le contrôle de la luminosité et les opérations de seuil. La simulation à l'aide de Verilog en remplaçant le capteur d'image / caméra par Le code de lecture d'image Verilog prend son entrée à partir d'un dossier dans le pc.
FPGA-based embedded image processing systems offer considerable computing resources but present programming challenges when compared to software systems the goal of this work is the implementation of an image processing algorithm using an FPGA card. In this project, some simple processing operations are implemented in Verilog such as inversion, brightness control and threshold operations. A simulation using Verilog by replacing the image sensor/camera by the image reading Verilog code takes its input from a folder in the pc
URI: http://dspace.univ-ouargla.dz/jspui/handle/123456789/29017
Appears in Collections:Département d'Electronique et des Télécommunications - Master

Files in This Item:
File Description SizeFormat 
KHADRAOUI-MESMARI-HANED.pdfÉlectronique des Systèmes Embarqués4,15 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.