Please use this identifier to cite or link to this item: https://dspace.univ-ouargla.dz/jspui/handle/123456789/18702
Full metadata record
DC FieldValueLanguage
dc.contributor.authorIlyes, GHANEM-
dc.contributor.authorZoubir, TEMMAM-
dc.contributor.authorMohammed, BOULESBAA-
dc.date.accessioned2018-07-10T12:14:47Z-
dc.date.available2018-07-10T12:14:47Z-
dc.date.issued2018-07-10-
dc.identifier.urihttp://dspace.univ-ouargla.dz/jspui/handle/123456789/18702-
dc.descriptionUNIVERSITE KASDI MERBAH OUARGLA Faculté des Nouvelles Technologies de l’Information et de la Communication Département d’Electronique et des Télécommunicationsen_US
dc.description.abstractCe travail de mémoire s’intéresse à l’étude, simulation et réalisation d’un régulateur de niveau du procédé auquel nous avons appliqué dans le processus de la conception des régulateurs commençant par la simulation du procédé par la maquette Feedback PIT 38-023 qui se trouve dans notre laboratoire d’instrumentation. Ensuite, on utilise la méthode Strejc, pour identifier la fonction du transfert qui , finalement, soumise aux méthodes des algorithmes génériques IAE, ISE, ITAE, ITSE, et la méthode classique Z-N pour le calcul des paramètres nécessaires pour la réalisation de régulateur PID auquel nous avons choisi celle qui donne les meilleures performances. La simulation nous a permis de montrer que la méthode ITSE présente le régulateur le plus performanceen_US
dc.language.isofren_US
dc.subjectProcédé industrielen_US
dc.subjectrégulationen_US
dc.subjectsimulationen_US
dc.subjectidentificationen_US
dc.subjectStrejcen_US
dc.subjectZieglar-Nicholsen_US
dc.titleEtude et identification d’un procédé de contrôle de niveauen_US
dc.typeOtheren_US
Appears in Collections:Département d'Electronique et des Télécommunications - Master

Files in This Item:
File Description SizeFormat 
GHANEM -TEMMAM .pdf1,48 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.